

# Ch.4 Combinational Logic - part C

# **Decoders**

범용 회로 → "detection" 하는 아이

- circuit analysis, design techniques
- can be used to implement arbitrary functions.
- introduced to abstraction and modularity as h/w design principles
- ⇒ 더 복잡한 h/w를 designing 하는데 사용할 예정
- → ex . 8bit로 encoding 된 글자가 computer에 들어오면 detect 해서 상응하는 출력 라인 활성화
  - n-bit의 input에서 2의 n승 개의 output을 만들어 냄. 그 중 하나만 " 1 "
  - 작은 decoder에서 큰 decoder 만들 수 있음(like adder)



n-bit input → 2<sup>n</sup> output

n개의 input은 2^n개의 output 중 uniquely true인 binary number를 나타냄

### 2-to-4 decoder

• 2개 input : S1, S0

• 4개 output : Q0, Q1, Q2, Q3

• i번째 input이 true ⇒ Qi가 true

| Q0 = S1' S0'<br>Q1 = S1' S0 | 00 |
|-----------------------------|----|
| Q2 = S1 S0'<br>Q3 = S1 S0   | 11 |

|          | 481 | 24 |    |    |            |    |
|----------|-----|----|----|----|------------|----|
|          | S1  | S0 | Q0 | QU | <b>Q</b> 2 | Q3 |
| 0        | 0   | 0  | 1  | 0  | 0          | 0  |
| l        | 0   | 1  | 0  | ①  | 0          | 0  |
| <u>ጉ</u> | 1   | 0  | 0  | 0  |            | 0  |
| 3        | 1   | 1  | 0  | 0  | 0          | 1  |



- 1. 어떤 output이 1인지 detect 가능
  - 2. 4개 중의 하나를 decode 가능

# 3-to-8 decoder

### **Enable inputs**

decoder의 variation.

회로를 필요한 경우에만 작동시키고 싶을 때 사용(activate / deactivate)

| deactive | EN 0 0 0 0 0     | S1<br>0<br>0<br>1<br>1 | 50<br>0<br>1<br>0<br>1 | Q0<br>0<br>0<br>0 | Q1<br>0<br>0<br>0<br>0 | Q2<br>0<br>0<br>0<br>0 | Q3<br>0<br>0<br>0 | <b>→</b>      | inputor (1948) of cet  = disable |
|----------|------------------|------------------------|------------------------|-------------------|------------------------|------------------------|-------------------|---------------|----------------------------------|
| active [ | 1<br>1<br>1<br>1 | 0<br>0<br>1<br>1       | 0<br>1<br>0<br>1       | 1<br>0<br>0<br>0  | 0<br>1<br>0<br>0       | 0<br>0<br>1<br>0       | 0<br>0<br>0<br>1  | $\rightarrow$ | enable                           |

- EN=1 ⇒ activate the decoder → output 중 하나만 1
- EN=0 ⇒ deactivate the decoder → 모든 output이 0

それを ・ abbrebyiated truth tables

- EN=0일 때의 S0, S1에 상관없이 다 output이 0
- o truth table을 축약해서 표현 가능 Ladon't care!

4에서 경우익 수이지만 중약

| EN | S1_ | lS0 | Q0 | Q1 | Q2 | Q3 |
|----|-----|-----|----|----|----|----|
| 0  | X   | X   | 0  | 0  | 0  | 0  |
| 1  | 0 / | 0   | 1  | 0  | 0  | 0  |
| 1  | 0   | 1   | 0  | 1  | 0  | 0  |
| 1  | 1 / | 0   | 0  | 0  | 1  | 0  |
| 1  | 1   | 1   | 0  | 0  | 0  | 1  |

### Blocks and abstraction

decoder가 block symbol 형태라면 내가 필요할 때마다 가지고 와서 사용 가능(함수처럼!) (decoder는 그만큼 많이 쓰이는 회로이며 특성이 강함)





- boolean func에 맞게 순서를 잘 정해서 작성해야 함. 그림대로 쓸 것 → ①, ② 가능
- · decoder block provides abstraction
  - decoder 내부적으로 어떤지 정확히 몰라도 진리표나 방정식 사용 가능
  - 。 diagram 간단하게 만들어줌
  - 。 재사용이 쉬움

### A 3-to-8 decoder

('DEC)

|     | S2 | S1 | S0 | Q0 | Q1 | Q2       | Q3  | Q4 | Q5 | Q6  | Q7  |
|-----|----|----|----|----|----|----------|-----|----|----|-----|-----|
| 0   | 0  | 0  | 0  | 1  | 0  | 0        | 0   | 0  | 0  | 0   | 0   |
| - ( | 0  | 0  | 1  | 0  | Ů  | 0        | 0   | 0  | 0  | 0   | 0   |
| 2   | 0  | 1  | 0  | 0  | 0  | <b>①</b> | 0   | 0  | 0  | 0   | 0   |
| 3   | 0  | 1  | 1  | 0  | 0  | 0        | (1) | 0  | 0  | 0   | 0   |
| 4   | 1  | 0  | 0  | 0  | 0  | 0        | 0   | 1  | 0  | 0   | 0   |
| 5   | 1  | 0  | 1  | 0  | 0  | 0        | 0   | 0  | a) | 0   | 0   |
| 6   | 1  | 1  | 0  | 0  | 0  | 0        | 0   | 0  | 0  | (1) | 0   |
| 7   | 1  | 1  | 1  | 0  | 0  | 0        | 0   | 0  | 0  | 0   | (1) |

Etruth table ]

### [equation]

Q0 = S2' S1' S0'Q1 = S2' S1' S0Q2 = S2' S1 S0'Q3 = S2' S1 S0Q4 = S2 S1' S0'Q5 = S2 S1' S0Q6 = S2 S1 S0'Q7 = S2 S1 S0

### [block symbol]



내복이 있는 생 이름은 다 같아야

# **decoder** → **arbitrary functions**

#### minterm generator

decoder는 minterm generator라고도 불림

모든 input 조합에 대해 각각 하나의 output만 true

각 output equation은 모든 input 변수를 포함

⇒ 이런 특성이 decoder의 모든 크기에 적용됨

⇒ arbitrary functions에도 적용 가능

#### addition

- example
  - o 1bit인 X, Y, Z adder
    - → output : sum, carry가 존재
  - ∘ (z)⇒ carry in이라고 해보자
  - o C와 S에 대한 sum of minterms
  - 。 하나의 decoder로도 표현이 가능





### building a 3-to-8 decoder

- 2- to-4 decoder로 표현이 가능 → (2 to 4) ×2
- S2 = 0, outputs Q0-Q3 / S2 = 1, outputs Q4-Q7

| S2 | S1 | S0 | Q0 | Q1 | Q2 | Q3 | Q4 | Q5 | Q6 | Q7 |
|----|----|----|----|----|----|----|----|----|----|----|
| 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |
| 0  | 0  | 1  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  |
| 0  | 1  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  |
| 0  | 1  | 1  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  |
| 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  |
| 1  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  |
| 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  |
| 1  | 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  |



#### **Modularity**

✔ 내부 input, output과 외부 input, output을 헷갈리면 xx

- 。 내부: 2 to 4 decoders
- 。 외부:3 to 8 decoders
- 2 to 4 decoder equation을 활용하여 이 회로가 3 to 8 decoder인지 알아낼 수 있음

# Encoder (ENC) → 性易火、与のせるその、什多 → De Coder

a digital circuit performs the "inverse" operation of decoder

하나만 "1"인 2의 n승 개의 input에서 n개의 output을 만들어 냄.

|       |                                | uts                       |                       |                                              |                                         |                            |                            |                                  | Out                        | outs                       |                            |
|-------|--------------------------------|---------------------------|-----------------------|----------------------------------------------|-----------------------------------------|----------------------------|----------------------------|----------------------------------|----------------------------|----------------------------|----------------------------|
| Dt495 | D <sub>0</sub> 1 0 0 0 0 0 0 0 | $D_1$ 0 1 0 0 0 0 0 0 0 0 | $D_2$ 0 0 1 0 0 0 0 0 | D <sub>3</sub><br>0<br>0<br>0<br>1<br>0<br>0 | D <sub>4</sub><br>0<br>0<br>0<br>0<br>0 | D <sub>5</sub> 0 0 0 0 0 1 | D <sub>6</sub> 0 0 0 0 0 1 | D <sub>7</sub> 0 0 0 0 0 0 0 0 0 | x<br>0<br>0<br>0<br>0<br>1 | y<br>0<br>0<br>1<br>1<br>0 | z<br>0<br>1<br>0<br>1<br>0 |

 $Z = D_1 + D_2 + D_5 + D_7$   $Y = D_2 + D_3 + D_6 + D_7$  $X = D_4 + D_5 + D_6 + D_7$ 

# **Ambiguity of Encoder**

1. 2개 이상의 input이 1로 들어오면?

Solution: 1인 input 중 하나만 encode 하도록 input priority 매기기 ⇒ <a href="#">Pr(or(+y) = ncoder</a>

2. 모든 input이 0이면?

→solution1 : this output == D0이 1일 때

→ solution2 : output을 하나 추가하여 1인 input이 하나라도 있는지 indicate

ex) v=0 → 하나도 안 들어옴 / v=1 → 하나라도 들어옴

## **Priority Encoder**

만약 여러 개의 1 input이 동시에 들어온다면 높은 우선순위를 가진 input 고르는 decoder

|              | LSB    | Inp   | uts        | MSB                 |        | Outpu      | ts     | ,        | < = D <sub>2</sub> + D |                                                       | $y = D_3 + D_1D_2$ $D_2$                              |
|--------------|--------|-------|------------|---------------------|--------|------------|--------|----------|------------------------|-------------------------------------------------------|-------------------------------------------------------|
|              | $D_0$  | $D_1$ | $D_2$      | $D_3$               | X      | у          | V      | detect   |                        | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$ | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$ |
|              | 0      | 0     | 0          | 0                   | X = 0  | <i>X</i> 0 | 0      | 05 00=   | D <sub>0</sub>         | D 1 1 1 1 D3                                          | 0 1 1 0 D <sub>3</sub>                                |
|              | X      | 1     | 0          | 0                   | 0      | 1          | 1      | v 9€ 80€ | , O                    | 0,                                                    | у                                                     |
| don't care   | X<br>X | X $X$ | 1<br>X     | 0<br>1              | 1<br>1 | 0          | 1<br>1 |          |                        | D <sub>1</sub>                                        |                                                       |
| 하나에<br>경9익숙2 | 개씩     |       |            |                     |        |            |        |          |                        | ۵,                                                    | OR                                                    |
|              | ⇒ 더    | 산위    | <u>마</u> 기 | <mark>주하</mark> 기 - | 하위인    | I 애느       | don    | 't care  |                        | V                                                     | D <sub>2</sub>                                        |
|              | , –,   | 011   |            | 1 3121              | 91116  | . *11 🗀    | uon    | touic    |                        | x 1 (                                                 |                                                       |
|              |        |       |            |                     |        |            |        |          |                        | ( )                                                   | <u>                                     </u>          |
|              |        |       |            |                     |        |            |        |          |                        | Po                                                    |                                                       |
|              |        |       |            |                     |        |            |        |          |                        |                                                       | <u></u>                                               |
|              |        |       |            |                     |        |            |        |          |                        | 03                                                    |                                                       |

# **Multiplexers**

decoder처럼 잘 쓰이는 범용회로

- → 신호를 받아들여서 하나만 output ⇒ (4w(+ch , 4TB 취상 )
  - These serve as examples for circuit analysis and modular design.
  - Multiplexers can implement arbitrary functions.

### 2<sup>n</sup>-to-1 multiplexer

- 2^n개의 input 중하나만 output으로
  - o 2^n (input)
  - o n select lines → to pick one of the 2^n data inputs

    Gragle bT+

### 2-to-1 MUX

- S=0, then D0 is the output (Q=D0)
- S=1, then D1 is the output (Q=D1)
- i번째 input이 true ⇒ Qi가 true

abbreblated LTruth Table I







abbrebiated truth table



(a) Logic alagram

(b) Brock aragram

# 4-to-1 MUX



| EN' | : | S1 | SO    | Q    |
|-----|---|----|-------|------|
| 0   | 0 | 0  | 0     | D0   |
| 0   | ſ | 0  | 1     | D1   |
| 0   | 2 | 1  | 0     | D2   |
| 0   | 3 | 1  | 1     | D3   |
| 1   |   | Χ  | Х     | 0    |
|     |   | را | don't | care |

Q = S1' S0' D0 + S1' S0 D1 + S1 S0' D2 + S1 S0 D3



# **MUX** → Implementing arbitrary functions

each minterm mi) of the func → connect 1 to MUX data input Di)

- ⇒ 즉, function의 input variable과 MUX의 선택된 input 연결
- → particular input combination을 나타날 때 사용

# example: 8 to 1 MUX

For example, let's look at f(x,y,z) = m(1,2,6,7).





→ more efficient way : 4 to 1 MUX



- 1. truth table for the function and 2개씩 group → 하나의 input으로 표현하기
- 2. S1, S0에 select한 2개의 input 연결(1번에서 표현한 input 제외한 2개)
- 3. f(z)에 대한 equations 하나씩 D0~D3 연결

# example : MUX-based adder ( 4 to 1 MUX 2개로 8 to 1 MUX ) carry가 있는 adder function도 가능

MUX-based carry(4 to 1 MUX)



MUX-based sum(4 to 1 MUX)



### ⇒ dual MUX-based full adder (8 to 1 MUX)

: MUX-based Carry + MUX-based Sum



 $2D_3 1D_3$ , when  $S_1 S_0 = 11 3$ 

2D2 1D2, when S1 S0 = 10 2

2D1 1D1, when S1 So = 01)

2Do 1Do, when S1 So = 600

⇒ K to ( MUX는 K bit number 2 件多水台

八岁 71多



Decoder



→ adder: OR GATE ZON!



Encoder

2 가는 mput 중 하나만 / -> n가는 output

Protety Encoder

output but 3x = detect.

Multiplexer



# 8 to 1 MUX Ly Adder Steb.

| χγ  | H.                                      | C.S                            |
|-----|-----------------------------------------|--------------------------------|
| 0 0 | P                                       | 0 0                            |
| D . | 6                                       | 0 0                            |
| 6   |                                         | 0 (1)1                         |
| 0 ( |                                         | 3(1) 0                         |
|     |                                         | 0 (1)4                         |
| (   | $p \mid \beta$                          |                                |
| \   | \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ | <del>-</del>                   |
| 1 ( | (                                       | $\bigcirc \bigcirc \bigcirc 7$ |